mirror of https://git.ffmpeg.org/ffmpeg.git
avcodec/mips: MSA (MIPS-SIMD-Arch) optimizations for HEVC biw mc functions
This patch adds MSA (MIPS-SIMD-Arch) optimizations for HEVC biw mc functions (qpel as well as epel) in new file hevc_mc_biw_msa.c Adds new generic macros (needed for this patch) in libavutil/mips/generic_macros_msa.h Signed-off-by: Shivraj Patil <shivraj.patil@imgtec.com> Signed-off-by: Michael Niedermayer <michaelni@gmx.at>
This commit is contained in:
parent
1200289687
commit
88188f55a2
|
@ -24,7 +24,8 @@ OBJS-$(CONFIG_H264CHROMA) += mips/h264chroma_init_mips.o
|
|||
MSA-OBJS-$(CONFIG_HEVC_DECODER) += mips/hevcdsp_msa.o \
|
||||
mips/hevc_mc_uni_msa.o \
|
||||
mips/hevc_mc_uniw_msa.o \
|
||||
mips/hevc_mc_bi_msa.o
|
||||
mips/hevc_mc_bi_msa.o \
|
||||
mips/hevc_mc_biw_msa.o
|
||||
MSA-OBJS-$(CONFIG_H264DSP) += mips/h264dsp_msa.o
|
||||
LOONGSON3-OBJS-$(CONFIG_H264DSP) += mips/h264dsp_mmi.o
|
||||
LOONGSON3-OBJS-$(CONFIG_H264CHROMA) += mips/h264chroma_mmi.o
|
||||
|
|
File diff suppressed because it is too large
Load Diff
|
@ -257,6 +257,89 @@ static av_cold void hevc_dsp_init_msa(HEVCDSPContext *c,
|
|||
c->put_hevc_epel_bi[5][1][1] = ff_hevc_put_hevc_bi_epel_hv16_8_msa;
|
||||
c->put_hevc_epel_bi[6][1][1] = ff_hevc_put_hevc_bi_epel_hv24_8_msa;
|
||||
c->put_hevc_epel_bi[7][1][1] = ff_hevc_put_hevc_bi_epel_hv32_8_msa;
|
||||
|
||||
c->put_hevc_qpel_bi_w[1][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels4_8_msa;
|
||||
c->put_hevc_qpel_bi_w[3][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels8_8_msa;
|
||||
c->put_hevc_qpel_bi_w[4][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels12_8_msa;
|
||||
c->put_hevc_qpel_bi_w[5][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels16_8_msa;
|
||||
c->put_hevc_qpel_bi_w[6][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels24_8_msa;
|
||||
c->put_hevc_qpel_bi_w[7][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels32_8_msa;
|
||||
c->put_hevc_qpel_bi_w[8][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels48_8_msa;
|
||||
c->put_hevc_qpel_bi_w[9][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels64_8_msa;
|
||||
|
||||
c->put_hevc_qpel_bi_w[1][0][1] = ff_hevc_put_hevc_bi_w_qpel_h4_8_msa;
|
||||
c->put_hevc_qpel_bi_w[3][0][1] = ff_hevc_put_hevc_bi_w_qpel_h8_8_msa;
|
||||
c->put_hevc_qpel_bi_w[4][0][1] = ff_hevc_put_hevc_bi_w_qpel_h12_8_msa;
|
||||
c->put_hevc_qpel_bi_w[5][0][1] = ff_hevc_put_hevc_bi_w_qpel_h16_8_msa;
|
||||
c->put_hevc_qpel_bi_w[6][0][1] = ff_hevc_put_hevc_bi_w_qpel_h24_8_msa;
|
||||
c->put_hevc_qpel_bi_w[7][0][1] = ff_hevc_put_hevc_bi_w_qpel_h32_8_msa;
|
||||
c->put_hevc_qpel_bi_w[8][0][1] = ff_hevc_put_hevc_bi_w_qpel_h48_8_msa;
|
||||
c->put_hevc_qpel_bi_w[9][0][1] = ff_hevc_put_hevc_bi_w_qpel_h64_8_msa;
|
||||
|
||||
c->put_hevc_qpel_bi_w[1][1][0] = ff_hevc_put_hevc_bi_w_qpel_v4_8_msa;
|
||||
c->put_hevc_qpel_bi_w[3][1][0] = ff_hevc_put_hevc_bi_w_qpel_v8_8_msa;
|
||||
c->put_hevc_qpel_bi_w[4][1][0] = ff_hevc_put_hevc_bi_w_qpel_v12_8_msa;
|
||||
c->put_hevc_qpel_bi_w[5][1][0] = ff_hevc_put_hevc_bi_w_qpel_v16_8_msa;
|
||||
c->put_hevc_qpel_bi_w[6][1][0] = ff_hevc_put_hevc_bi_w_qpel_v24_8_msa;
|
||||
c->put_hevc_qpel_bi_w[7][1][0] = ff_hevc_put_hevc_bi_w_qpel_v32_8_msa;
|
||||
c->put_hevc_qpel_bi_w[8][1][0] = ff_hevc_put_hevc_bi_w_qpel_v48_8_msa;
|
||||
c->put_hevc_qpel_bi_w[9][1][0] = ff_hevc_put_hevc_bi_w_qpel_v64_8_msa;
|
||||
|
||||
c->put_hevc_qpel_bi_w[1][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv4_8_msa;
|
||||
c->put_hevc_qpel_bi_w[3][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv8_8_msa;
|
||||
c->put_hevc_qpel_bi_w[4][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv12_8_msa;
|
||||
c->put_hevc_qpel_bi_w[5][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv16_8_msa;
|
||||
c->put_hevc_qpel_bi_w[6][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv24_8_msa;
|
||||
c->put_hevc_qpel_bi_w[7][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv32_8_msa;
|
||||
c->put_hevc_qpel_bi_w[8][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv48_8_msa;
|
||||
c->put_hevc_qpel_bi_w[9][1][1] = ff_hevc_put_hevc_bi_w_qpel_hv64_8_msa;
|
||||
|
||||
c->put_hevc_epel_bi_w[1][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels4_8_msa;
|
||||
c->put_hevc_epel_bi_w[2][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels6_8_msa;
|
||||
c->put_hevc_epel_bi_w[3][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels8_8_msa;
|
||||
c->put_hevc_epel_bi_w[4][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels12_8_msa;
|
||||
c->put_hevc_epel_bi_w[5][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels16_8_msa;
|
||||
c->put_hevc_epel_bi_w[6][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels24_8_msa;
|
||||
c->put_hevc_epel_bi_w[7][0][0] =
|
||||
ff_hevc_put_hevc_bi_w_pel_pixels32_8_msa;
|
||||
|
||||
c->put_hevc_epel_bi_w[1][0][1] = ff_hevc_put_hevc_bi_w_epel_h4_8_msa;
|
||||
c->put_hevc_epel_bi_w[2][0][1] = ff_hevc_put_hevc_bi_w_epel_h6_8_msa;
|
||||
c->put_hevc_epel_bi_w[3][0][1] = ff_hevc_put_hevc_bi_w_epel_h8_8_msa;
|
||||
c->put_hevc_epel_bi_w[4][0][1] = ff_hevc_put_hevc_bi_w_epel_h12_8_msa;
|
||||
c->put_hevc_epel_bi_w[5][0][1] = ff_hevc_put_hevc_bi_w_epel_h16_8_msa;
|
||||
c->put_hevc_epel_bi_w[6][0][1] = ff_hevc_put_hevc_bi_w_epel_h24_8_msa;
|
||||
c->put_hevc_epel_bi_w[7][0][1] = ff_hevc_put_hevc_bi_w_epel_h32_8_msa;
|
||||
|
||||
c->put_hevc_epel_bi_w[1][1][0] = ff_hevc_put_hevc_bi_w_epel_v4_8_msa;
|
||||
c->put_hevc_epel_bi_w[2][1][0] = ff_hevc_put_hevc_bi_w_epel_v6_8_msa;
|
||||
c->put_hevc_epel_bi_w[3][1][0] = ff_hevc_put_hevc_bi_w_epel_v8_8_msa;
|
||||
c->put_hevc_epel_bi_w[4][1][0] = ff_hevc_put_hevc_bi_w_epel_v12_8_msa;
|
||||
c->put_hevc_epel_bi_w[5][1][0] = ff_hevc_put_hevc_bi_w_epel_v16_8_msa;
|
||||
c->put_hevc_epel_bi_w[6][1][0] = ff_hevc_put_hevc_bi_w_epel_v24_8_msa;
|
||||
c->put_hevc_epel_bi_w[7][1][0] = ff_hevc_put_hevc_bi_w_epel_v32_8_msa;
|
||||
|
||||
c->put_hevc_epel_bi_w[1][1][1] = ff_hevc_put_hevc_bi_w_epel_hv4_8_msa;
|
||||
c->put_hevc_epel_bi_w[2][1][1] = ff_hevc_put_hevc_bi_w_epel_hv6_8_msa;
|
||||
c->put_hevc_epel_bi_w[3][1][1] = ff_hevc_put_hevc_bi_w_epel_hv8_8_msa;
|
||||
c->put_hevc_epel_bi_w[4][1][1] = ff_hevc_put_hevc_bi_w_epel_hv12_8_msa;
|
||||
c->put_hevc_epel_bi_w[5][1][1] = ff_hevc_put_hevc_bi_w_epel_hv16_8_msa;
|
||||
c->put_hevc_epel_bi_w[6][1][1] = ff_hevc_put_hevc_bi_w_epel_hv24_8_msa;
|
||||
c->put_hevc_epel_bi_w[7][1][1] = ff_hevc_put_hevc_bi_w_epel_hv32_8_msa;
|
||||
}
|
||||
}
|
||||
#endif // #if HAVE_MSA
|
||||
|
|
|
@ -280,3 +280,90 @@ BI_MC(epel, hv, 48);
|
|||
BI_MC(epel, hv, 64);
|
||||
|
||||
#undef BI_MC
|
||||
|
||||
#define BI_W_MC(PEL, DIR, WIDTH) \
|
||||
void ff_hevc_put_hevc_bi_w_##PEL##_##DIR####WIDTH##_8_msa(uint8_t *dst, \
|
||||
ptrdiff_t \
|
||||
dst_stride, \
|
||||
uint8_t *src, \
|
||||
ptrdiff_t \
|
||||
src_stride, \
|
||||
int16_t *src_16bit, \
|
||||
int height, \
|
||||
int denom, \
|
||||
int weight0, \
|
||||
int weight1, \
|
||||
int offset0, \
|
||||
int offset1, \
|
||||
intptr_t mx, \
|
||||
intptr_t my, \
|
||||
int width)
|
||||
|
||||
BI_W_MC(pel, pixels, 4);
|
||||
BI_W_MC(pel, pixels, 6);
|
||||
BI_W_MC(pel, pixels, 8);
|
||||
BI_W_MC(pel, pixels, 12);
|
||||
BI_W_MC(pel, pixels, 16);
|
||||
BI_W_MC(pel, pixels, 24);
|
||||
BI_W_MC(pel, pixels, 32);
|
||||
BI_W_MC(pel, pixels, 48);
|
||||
BI_W_MC(pel, pixels, 64);
|
||||
|
||||
BI_W_MC(qpel, h, 4);
|
||||
BI_W_MC(qpel, h, 8);
|
||||
BI_W_MC(qpel, h, 12);
|
||||
BI_W_MC(qpel, h, 16);
|
||||
BI_W_MC(qpel, h, 24);
|
||||
BI_W_MC(qpel, h, 32);
|
||||
BI_W_MC(qpel, h, 48);
|
||||
BI_W_MC(qpel, h, 64);
|
||||
|
||||
BI_W_MC(qpel, v, 4);
|
||||
BI_W_MC(qpel, v, 8);
|
||||
BI_W_MC(qpel, v, 12);
|
||||
BI_W_MC(qpel, v, 16);
|
||||
BI_W_MC(qpel, v, 24);
|
||||
BI_W_MC(qpel, v, 32);
|
||||
BI_W_MC(qpel, v, 48);
|
||||
BI_W_MC(qpel, v, 64);
|
||||
|
||||
BI_W_MC(qpel, hv, 4);
|
||||
BI_W_MC(qpel, hv, 8);
|
||||
BI_W_MC(qpel, hv, 12);
|
||||
BI_W_MC(qpel, hv, 16);
|
||||
BI_W_MC(qpel, hv, 24);
|
||||
BI_W_MC(qpel, hv, 32);
|
||||
BI_W_MC(qpel, hv, 48);
|
||||
BI_W_MC(qpel, hv, 64);
|
||||
|
||||
BI_W_MC(epel, h, 4);
|
||||
BI_W_MC(epel, h, 6);
|
||||
BI_W_MC(epel, h, 8);
|
||||
BI_W_MC(epel, h, 12);
|
||||
BI_W_MC(epel, h, 16);
|
||||
BI_W_MC(epel, h, 24);
|
||||
BI_W_MC(epel, h, 32);
|
||||
BI_W_MC(epel, h, 48);
|
||||
BI_W_MC(epel, h, 64);
|
||||
|
||||
BI_W_MC(epel, v, 4);
|
||||
BI_W_MC(epel, v, 6);
|
||||
BI_W_MC(epel, v, 8);
|
||||
BI_W_MC(epel, v, 12);
|
||||
BI_W_MC(epel, v, 16);
|
||||
BI_W_MC(epel, v, 24);
|
||||
BI_W_MC(epel, v, 32);
|
||||
BI_W_MC(epel, v, 48);
|
||||
BI_W_MC(epel, v, 64);
|
||||
|
||||
BI_W_MC(epel, hv, 4);
|
||||
BI_W_MC(epel, hv, 6);
|
||||
BI_W_MC(epel, hv, 8);
|
||||
BI_W_MC(epel, hv, 12);
|
||||
BI_W_MC(epel, hv, 16);
|
||||
BI_W_MC(epel, hv, 24);
|
||||
BI_W_MC(epel, hv, 32);
|
||||
BI_W_MC(epel, hv, 48);
|
||||
BI_W_MC(epel, hv, 64);
|
||||
|
||||
#undef BI_W_MC
|
||||
|
|
Loading…
Reference in New Issue